跳转至主要内容

万博Ansys PathFinder-SC
静电放电仿真软件

万博Ansys pathfiner - sc是一款高容量解决方案,可帮助您规划、验证和验证IP和全芯片SoC设计,以实现抗静电放电(ESD)的完整性和健壮性。

委托人签收

SOC IP全芯片布局级ESD签收解决方案

万博Ansys PathFinder-SC识别并隔离了可能导致芯片故障的设计问题的根本原因,包括充电设备模型(CDM)、人体模型(HBM)或其他ESD事件。它的高容量、云原生架构可以招募数千个计算核心,以实现快速的全芯片周转。PathFinder-SC由主要代工厂认证,用于ESD签到的电阻和电流密度检查。

  • 集成图腾- sc能量完整性
    集成Ansys RedHawk-万博SC™和Ansys Totem™
  • 芯片ESD紧凑模型(CECM)
    芯片ESD紧凑模型(CECM)
布局和电路电平的全芯片ESD签收解决方案

快速的规格

PathFinder-SC集成的数据建模、提取和瞬态仿真引擎是ESD验证的端到端解决方案。单次使用模型读取行业标准设计格式,设置ESD规则,提取电力网络的rc,并执行ESD模拟,以分析根本原因,并提供修复和优化反馈,所有这些都在一个工具中完成。

  • 清洁发展机制和HBM覆盖范围
  • P2P阻力检查
  • 电流密度和红外检测
  • GDS和数字流程支持
  • 原生云架构
  • 在一次运行中分析多个域
  • 处理防静电功能
  • 超过1亿实例容量
  • 用于调试的布局GUI
  • 紧凑的ESD模型的IP
2020 - 1万博1 - ansys -股票- 20190114 - 0037 horizontal.png

静电放电和电流密度是决定芯片在现实世界中的鲁棒性和长期可靠性的关键因素。这些对产品的安全性和耐久性至关重要。

降低器件击穿电压和互连尺寸会增加16nm以下工艺的ESD风险。PathFinder-SC提供了片上ESD事件的全面分析,这是所有芯片设计的要求。

PathFinder-SC的全芯片容量和精简的单次使用模型可以在一次分析中同时处理数百个域。这比传统方法要快得多,加快了得到结果的时间,并减少了由于分区而产生错误的可能性。

任何检测到的问题都可以使用PathFinder-SC基于布局的分析和根本原因检测技术进行快速调试,再次节省时间并加快上市时间。

PathFinder-SC包含单个产品中的所有功能-从执行RC提取和ESD模拟,到分析根本原因并提供优化反馈。它包括一个内置的RC提取器,不需要额外的许可证或外部工具。

PathFinder-SC由多个客户进行硅相关,并由多个代工厂进行验证,以确保准确性并降低硅风险。

全面的静电放电(ESD)解决方案,用于分析、调试和优化IC布局和电路

万博Ansys pathfin - sc可帮助您规划、验证和验证IP和全芯片SoC设计,以实现ESD的完整性和稳健性。它可以从充电设备模型(CDM)、人体模型(HBM)或其他ESD事件中识别可能导致芯片或IP故障的设计问题。PathFinder-SC是由主要代工厂认证,确保互连寄生,HBM/CDM ESD模拟,电阻和电流密度检查是准确的ESD信号。它的基于布局的GUI有助于快速的根本原因检测和易于调试。

PathFinder-SC采用云原生基础架构,可实现弹性计算,并能够处理超过1亿个晶体管的全芯片分析。

关键特性

全芯片和全面的单通ESD分析和调试数百种电源模式,同时。

  • HBM/CDM ESD事件
  • Silicon-Correlated准确性
  • 根本原因检测
  • 单通道模拟
  • 容量和性能
  • 库到soc级
  • 原生云弹性计算

万博Ansys PathFinder-SC模拟人体模型(HBM)和充电设备模型(CDM) ESD事件,通过在电源/地面网络中传播击爆电流来识别布局瓶颈。它模拟电流注入到任何衬垫和互连路径,以识别无法处理高ESD电流的pin-clamp-pin路径。

万博Ansys PathFinder-SC在皮秒分辨率下使用SPICE模型和TLP曲线进行瞬态模拟,可提供硅相关精度,有助于最大限度地降低设计风险。带回扣的夹钳在SPICE中经常有收敛问题;但是PathFinder-SC的模拟引擎是定制的,可以处理快照和精确模拟ESD器件触发。探路者的结果已经被多个晶圆代工厂和客户与硅相关。

万博Ansys PathFinder-SC识别可能导致ESD失败的布局问题和连接不平衡。例如,凸起没有连接到防静电夹子,或夹子没有连接到电源/地面。通过遍历芯片上任何两个相关点之间的每个传导通路,PathFinder-SC验证连接鲁棒性,并根据代工厂或用户指定的限制检查电气特性。通过-失败报告可以交叉探测到布局。

万博Ansys PathFinder-SC集成的数据建模、提取和仿真引擎在单一工具环境中提供了一个简化的单次ESD使用模型——设置ESD规则,执行提取和ESD模拟,分析根本原因,并提供修复和优化反馈。它使用行业标准数据格式(GDS, DEF),并在指定要检查的规则和参数方面提供了相当大的灵活性。

万博Ansys PathFinder-SC检查超过1亿个实例的IP和大型soc上的ESD完整性。它可以处理数百个电源/地面/信号网络,并在一次模拟中执行电阻和电流密度检查。全芯片ESD模拟可以在几个小时到一天内完成,具体取决于尺寸。PathFinder-SC建立在弹性计算、云原生基础设施上,可处理超大型设计。

在标准单元级、IP级和全芯片级识别高电流热点是至关重要的,以避免可靠性问题。PathFinder-SC的内置建模能力基于芯片ESD紧凑模型(CECM),可实现从标准单元到全芯片的任何级别的详细ESD分析。CECM包括PG模型,钳位装置和可选的电流签名。这种精确的建模满足了任何设计的最高可靠性需求。

万博Ansys PathFinder-SC构建在SeaScape大数据分析平台上,该平台专为在1000个CPU核上进行云执行而设计,具有近乎线性的可扩展性和极高的容量,每个核的内存较低。

万博Ansys软件可访问

所有用户,包括残障人士,都能万博访问我们的产品,这对Ansys来说至关重要。万博网因此,我们努力遵循基于美国访问委员会(第508条)、Web内容可访问性指南(WCAG)和当前格式的自愿产品可访问性模板(VPAT)的可访问性要求。

看看Ansys可以万博为您做什么

今天就联系我们

* =必填项

谢谢你的联系!

我们在这里回答你的问题,期待与你交谈。我们Ansys销售团队的一名成员万博将很快与您联系。

页脚的形象